Найдено 55 результатов

hgost
06 мар 2018, 16:55
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: CAN и ETHERNET(К1921ВК01Т)
Ответы: 17
Просмотры: 2046

Re: CAN

Добрый день, пытаюсь сделать обработку состояния BUS OFF, на данный момент в главном цикле такая проверка: #define NSR_BOFF (1<<7) if (NT_CAN->CAN_Node[0].NSR & NSR_BOFF) NT_CAN->CAN_Node[0].NCR = 0; При к.з. на линии в процессе отправки сообщения точка останова срабатывает, после восстановления ли...
hgost
02 мар 2018, 14:49
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: CAN и ETHERNET(К1921ВК01Т)
Ответы: 17
Просмотры: 2046

Re: CAN

Правильно ли я себе представляю следующие моменты: 1. Если бит TXRQ в NT_CAN->CAN_Msg[2].MOSTAT установлен - пакет по какой-то причине ещё не отправлен (в этом случае хочу чтобы дальнейшие попытки отправки были с новыми данными). 2. Запись NT_CAN->CAN_Msg[2].MOCTR = (1<<8) прекращает попытки отправ...
hgost
14 фев 2018, 12:13
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: ЦАП?
Ответы: 2
Просмотры: 305

Re: ЦАП?

Добрый день, хочу посмотреть АЦП (в дифф. режиме, источник сигнала двуполярный), была мысль использовать ЦАП, для задания общей точки, но из текущей версии руководства все упоминания о ЦАП исчезли, соответственно вопросы: ЦАПы есть? и если да, то выходят ли наружу или только для компараторов? Добры...
hgost
28 ноя 2017, 11:52
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: SPI
Ответы: 11
Просмотры: 1421

Re: SPI

Здравствуйте! Пытаюсь настроить SPI в режиме Slave. Пересылки идут пачками по 16 бит. Добрый день. Мы с SPI никаких проблем не наблюдали. Временная диаграмма в Вашем сообщении выглядит нормально. Попробуйте поэкспериментировать: - А что за устройство передает данные, может проблема в мастере? - Реж...
hgost
23 ноя 2017, 15:49
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: ШИМ
Ответы: 33
Просмотры: 7143

Re: ШИМ

Правильно ли я понимаю, что при счёте вниз или вверх-вниз и при CMPA/CMPB > TBPRD (именно больше) наступление ситуации CTR=TBPRD приравнивается к ситуации как если бы CTR=CMPA/CMPB (даже несмотря на то, что в этом случае счетчик CTR реально никогда не дойдёт до CMPA/CMPB) и в первую очередь будут и...
hgost
15 ноя 2017, 08:26
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: К1921ВК01Т - вопросы по ТО и его доработка
Ответы: 46
Просмотры: 8409

Re: К1921ВК01Т - вопросы по ТО и его доработка

Добрый день. Наш программист нашел несоответствие регистра HDSEL в документации и в заголовочном файле (скрины прилагаются - файл Header.png и Doc.png). Версии заголовочника и описания - см. Header_info.png и Doc_info.png. Что-то там все поля разные. Заголовочник - последний из доступных нам из вер...
hgost
28 сен 2017, 10:14
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: ШИМ
Ответы: 33
Просмотры: 7143

Re: ШИМ

какое действие будет выполняться в режиме счёта вниз в случае, когда CMPA/CMPB >= TBPRD, при достижении счётчиком CTR=TBPRD? Вот именно в такой формулировке вопроса возможно 2 варианта: - CMPA = CMPB = TBPRD. Произойдет событие во время того как CTR = CMPA = CMPB = TBPRD. А согласно таблице 14.2 бу...
hgost
26 сен 2017, 17:43
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: ШИМ
Ответы: 33
Просмотры: 7143

Re: ШИМ

По-моему поведение PWMA/PWMB не соответствует приведенной около рисунка настройке CAD=00b (нет реакции), CAU=11b (инверсия). Для данной диаграммы скорее всего подойдёт CAU=10b, CAD=01b. Да, спасибо за поправку, Вы все верно заметили. В случае возникновения самого приоритетного (программного) событи...
hgost
21 сен 2017, 12:09
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: ШИМ
Ответы: 33
Просмотры: 7143

Re: ШИМ

Если я правильно понял, то в режиме "вверх-вниз" значение "0"(ноль) счётчик проходит только в фазе "Вверх" (см. рис. 14.8), т.е. в приведённом Вами случае будут иметь место не все перечисленные Вами события, а только CAU, CBU и ZERO. Верно? Коментарий выше был несколько некорректен. Да, Вы абсолютн...
hgost
20 сен 2017, 11:50
Форум: 32-разрядные микроконтроллеры на ядре ARM Cortex
Тема: ШИМ
Ответы: 33
Просмотры: 7143

Re: ШИМ

Здравствуйте! Не могли бы Вы прояснить один пока не очень понятный момент из технического описания? На с. 103, в таблице 14.3 указано распределение приоритетов событий при счёте вверх-вниз. Приоритету 5 соответствует событие "CTR = CMPB (счет вверх) при счете вниз или CTR = CMPB (счет вниз) при сче...

Перейти к расширенному поиску