Найдено 44 результата

xkeen
Вчера, 16:37
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Здравствуйте. Дело в специфике данного типа АЦП. Сигнал с сигма-дельта модулятора поступает на цифровой фильтр, который понижает частоту отсчетов путем накопления/усреднения, регистр CRB[0:1] изменяет коэффициент децимации, те уменьшает интервал усреднения, отсюда возрастание уровня шума. Если Вам в...
xkeen
13 ноя 2019, 09:26
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Здравствуйте. Здравствуйте! У меня возник вопрос по поводу подключения сигналов аналоговых входов к данному АЦП. Прочитав ТО и тему, я так не не понял предназначение REFOUT и REFCAP для однопроводного подключения по постоянному току. 1) Если входы представляют собой дифференциальные входы, то почему...
xkeen
02 сен 2019, 19:37
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Непонятно замечание по поводу REFCAP. Читайте эту тему. Осциллограммы: сигналы показаны сверху вниз 1) Чтение данных из первого канала относительно SDOFS(SDOFS,SDO,SDI,SCLK); 2) Чтение данных из первого канала (SDOF,SDO,SDIFS,SDI); 3) Запись параметров в регистр С (SDOFS,SDO,SDIFS,SDI). Осциллограм...
xkeen
02 сен 2019, 11:46
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Разброс выходных значений вызван Вашей схемой подключения входов. Вы подаете напряжение относительно земли, нужно относительно REFCAP. Примеры схем в этой теме (http://forum.niiet.ru/viewtopic.php?f=10&t=366&start=30). Значения выходного кода меньше ожидаемых, Вы уверены в правильности настройки циф...
xkeen
31 авг 2019, 23:35
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Доброго времени суток, столкнулись с проблемой при получении данных на ПЛИС с АЦП. Исходные данные: Питание АЦП: 5,01 В; Uref : 2,51 В; Потенциал на положительном входе первого канала: 2,68 В; Потенциал на отрицательном входе первого канала: 1,98 В; Разность потенциалов: 0,7 В. Последовательность п...
xkeen
08 июл 2019, 10:26
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Переписал проект с нуля и этот странный сдвиг в два бита пропал (думаю из-за того, что я поставил параметр PULL-DOWN на пин прерывания) Однако проявились другие проблемы. При подаче на каналы 1 и 2 (остальные каналы отключены) одинакового результата (оба либо подключаются к 3v3, либо к земле), SDO ...
xkeen
02 июл 2019, 17:14
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Вы посылаете не то что хотите, у вас сдвиг 2 бита, начало слова по спаду SDIFS. Вместо 0b1000001100001000 вы посылаете 0b0010000011000010, аналогично в остальных случаях.
xkeen
02 июл 2019, 14:14
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

Во втором слове вы посылаете C000h, что означает чтение CRA, значение которго АЦП выдает в 3 цикле чтения(не уместилось на экране).
xkeen
02 июл 2019, 14:07
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

FacilityMan писал(а):
02 июл 2019, 13:18
Воткнул reset в 3v3, изменил конфиг SPI на отправку по фронту SCLK. Результат:
Что вы пытаетесь отправить?

Судя по осциллограмме вы посылаете 3FDFh, что игнорируется схемой, поскольку старший бит сброшен.
xkeen
02 июл 2019, 12:02
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 92
Просмотры: 48884

Re: 1273ПВ19Т

FacilityMan писал(а):
02 июл 2019, 11:48
xkeen писал(а):
02 июл 2019, 09:10
Изменения SDI у Вас происходит по спаду, а должно быть по фронту.
По фронту SDOFS или SCLK?
SCLK

Перейти к расширенному поиску