Найдено 50 результатов

xkeen
31 авг 2019, 23:35
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Доброго времени суток, столкнулись с проблемой при получении данных на ПЛИС с АЦП. Исходные данные: Питание АЦП: 5,01 В; Uref : 2,51 В; Потенциал на положительном входе первого канала: 2,68 В; Потенциал на отрицательном входе первого канала: 1,98 В; Разность потенциалов: 0,7 В. Последовательность п...
xkeen
08 июл 2019, 10:26
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Переписал проект с нуля и этот странный сдвиг в два бита пропал (думаю из-за того, что я поставил параметр PULL-DOWN на пин прерывания) Однако проявились другие проблемы. При подаче на каналы 1 и 2 (остальные каналы отключены) одинакового результата (оба либо подключаются к 3v3, либо к земле), SDO ...
xkeen
02 июл 2019, 17:14
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Вы посылаете не то что хотите, у вас сдвиг 2 бита, начало слова по спаду SDIFS. Вместо 0b1000001100001000 вы посылаете 0b0010000011000010, аналогично в остальных случаях.
xkeen
02 июл 2019, 14:14
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Во втором слове вы посылаете C000h, что означает чтение CRA, значение которго АЦП выдает в 3 цикле чтения(не уместилось на экране).
xkeen
02 июл 2019, 14:07
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

FacilityMan писал(а): 02 июл 2019, 13:18 Воткнул reset в 3v3, изменил конфиг SPI на отправку по фронту SCLK. Результат:
Что вы пытаетесь отправить?

Судя по осциллограмме вы посылаете 3FDFh, что игнорируется схемой, поскольку старший бит сброшен.
xkeen
02 июл 2019, 12:02
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

FacilityMan писал(а): 02 июл 2019, 11:48
xkeen писал(а): 02 июл 2019, 09:10 Изменения SDI у Вас происходит по спаду, а должно быть по фронту.
По фронту SDOFS или SCLK?
SCLK
xkeen
02 июл 2019, 09:10
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Прикрепляю осциллограмму. Каналы сверху вниз: -SDI -SDO -SDIFS/SDOFS -SCLK Изменения SDI у Вас происходит по спаду, а должно быть по фронту. На всякий случай приложу схему подключения АЦП. Возможно с ней что-то не так. На вывод RESET вы подаете землю, а это активный уровень. Необходимо подавать низ...
xkeen
01 июл 2019, 10:30
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Здравствуйте. Пытаюсь подключить АЦП 1273ПВ19Т к плате STM32 NUCLEO-F401RE по SPI по следующей схеме: Включаю первый канал путем установки бита CRD:3 = 1, затем отключаю программный режим CRA:0 = 1, после чего циклично отсылаю команду 0x7FFF на АЦП. И в SDO я вместо данных с первого канала получаю ...
xkeen
21 фев 2019, 12:25
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

Данные формируются постоянно. АЦП интегрирует входные данные на интервале 3 периодов дискретизации. При ступенчатом изменении входного сигнала выходные данные станут соответствующими входным через 3 периода дискретизации. Формула из п. 3.11 показывает какая максимальная частота дискретизации может б...
xkeen
20 фев 2019, 12:39
Форум: Аналого-цифровые и интерфейсные интегральные схемы
Тема: 1273ПВ19Т
Ответы: 98
Просмотры: 201890

Re: 1273ПВ19Т

SE должен быть всегда высоким, если Вы ждете данные. SDIFS это строб начала чтения данных на входе 1273ПВ19 и он должен быть сдвинут относительно SDOFS не более чем на 15 периодов SCLK. Сигналом начала передачи данных от 1273ПВ19(готовности данных и готовности приема данных) является сигнал SDOFS. К...

Перейти к расширенному поиску