Добрый день! Имеем 4 включенных канала АЦП, частота MCLK 12,5 МГц, частота SCLK 6,25 МГц. Заметили, что при уменьшении периода выборки (CRB[0:1]), значительно возрастает дрожание (шум) выходного оцифрованного сигнала. Поставили следующий опыт. Схема представлена ниже. Для исключения влияния дрожания самого входного сигнала, к входам VINP и VINN был подключен непосредственно REFOUT. Т.е. на выходе должен быть относительно стабильный ноль с каким-то смещением. В опыте мы измеряли дрожание этого "нуля" при различных CRB[0:1].
Настройки регистров микросхемы такие, как на скриншоте ниже.
Получили такие данные: при CRB[0:1] = "00", сигнал дрожал в среднем на 3 бита (см. первую осциллограмму), при при CRB[0:1] = "11" сигнал стал дрожать уже на 7-8 (см. вторую осциллограмму). Результаты опыта на первом канале также справедливы и для других каналов.
В чем может быть дело?
PS: мы грешили на питание, но оно оказалось очень стабильно. Напряжение на REFCAP тоже стабильно (конденсаторы по питанию и REFCAP стоят непосредственно на самих ножках микросхемы).