Здравствуйте!
В главе о блоке Модулятор (п. 14.7) вы привели структурную схему (рис. 14.4), из которой видно, что:
- 1) схема логического ИЛИ объединяет первый OSHT (как правило широкий) импульс и частоту PSCLK;
2) полученная модулирующая последовательность объединяется с входным сигналом по схеме логического И.
К сожалению, в ТО не нашёл диаграмм, которые бы показали взаимное положение первого импульса и частоты PSCLK.
Если понимать эту схему буквально, то получается, что частота PSCLK вырабатывается всегда, когда есть SysCLK и при этом никак не связана с первым импульсом OSHT с формирователя импульсов. Таким образом, при определённой длительности и настройках скважности может получиться ситуация, когда первый импульс OSHT "перекроется" схемой ИЛИ с частотой PSCLK, а схема И "обрежет" часть импульса PSCLK (см. рис. а, нижний сигнал - выходной).
а)
Код: Выделить всё
_____________________
PWMx___________/ \_________
_________
OSHT___________/ \_____________________
_____ _____ _____
PSCLK _____/ \_____/ \_____/ \_____
______________ _
PWMA___________/ \_____/ \_________
Скажите, эту ситуацию нужно иметь в виду и учитывать при настройке модулятора или же в момент прихода первого импульса блок самостоятельно перезапускает генератор PSCLK и выдерживает необходимые временнЫе интервалы как на рис. б?
б)
Код: Выделить всё
_____________________
PWMx___________/ \_________
_________
OSHT___________/ \_____________________
_____ _____ _____
PSCLK___________________________/ \_____/ \_____/ \_____
_________ _____ _____
PWMA___________/ \______/ \_____/ \_____