К1921ВК035 Полярность CLK SPI

32-разрядные микроконтроллеры разработки АО "НИИЭТ"

Модераторы: dav, bkolbov, Alis, pip, _sva_, dav, bkolbov, Alis, pip, _sva_, dav, bkolbov, Alis, pip, _sva_

Ответить
Аватара пользователя
Disona
Сообщения: 59
Зарегистрирован: 06 дек 2016, 11:18
Предприятие: НПФ Вектор
Откуда: Москва
Contact:

К1921ВК035 Полярность CLK SPI

Сообщение Disona » 24 дек 2020, 13:34

Добрый день

В документации есть некоторые расхождения по поводу эффекта SPI->CR1->SPH при работе в режиме SPI.

Страница 102 ТО:
По умолчанию, бит SPH сброшен и выставление данных <...> происходит по переднему фронту сигнала синхронизации, а выборка – по заднему.
На той же странице ТО картинка, где всё наоборот.

На странице 303 описание регистра SPH:
0 - Выборка данных по переднему фронту синхросигнала, а установка по заднему
1 - Выборка данных по заднему фронту синхросигнала, а установка по переднему
Чему верить? По работе моего устройства кажется, что всё таки картинка и описание регистра правильные, а вот абзац на стр. 103 - неправильный.
С уважением, Дмитрий Шпак
ООО "НПФ Вектор"

Ответить

Вернуться в «32-разрядные микроконтроллеры»

Пользователи онлайн

Сейчас этот форум просматривают: Bing [Bot] и 1 гость