1867ВЦ4Т

Модераторы: ea, _mark.sam_, Alis, pip, sya, dnv, vek

Аватара пользователя
Marketing
Супермодератор
Сообщения: 213
Зарегистрирован: 11 ноя 2009, 14:27
Предприятие: ОАО "НИИЭТ"
Откуда: Воронеж
Контактная информация:

1867ВЦ4Т

Сообщение Marketing »

16-разрядный процессор ЦОС с фиксированной запятой 1867ВЦ4Т.
Производительность 40 MIPS, тактовая частота 40 МГц, ОЗУ 10К×16, ПЗУ программ 2К×16, коммуникационные порты HPI, BSP, TDM, JTAG-интерфейс, напряжение питания 5 В ± 10 %.
Корпус 4234.156-2
PPSW
Сообщения: 6
Зарегистрирован: 24 ноя 2009, 15:08
Контактная информация:

Re: 1867ВЦ4Т*

Сообщение PPSW »

:?: Когда ориентировочно этот процессор будет доступен?
Какова его цена при поставке партиями 10 - 100 шт.?
Будет ли его версия с питанием 3.3В ?
pip
Модератор
Сообщения: 22
Зарегистрирован: 13 ноя 2009, 15:23
Откуда: Воронеж
Контактная информация:

Re: 1867ВЦ4Т*

Сообщение pip »

Сейчас мы можем поставить небольшое количество микросхем К1867ВЦ4Т, они полностью идентичны микросхемам 1867ВЦ4Т только без приёмки 5.
Ближайшая партия процессоров 1867ВЦ4Т с приемкой 5 ожидается в третьем квартале 2010 года.

По вопросу цены на процессор отвечу чуть позже.

В этом году мы заканчиваем разработку модификации процессора 1867ВЦ4Т, кристаллы которого планируем изготавливать по 0,18 мкм технологии.
Процессор будет иметь двойное напряжение питания (3,3В для буферов ввода-вывода и 1,8В для ядра), объем внутреннего ОЗУ составит 64Кх16, производительность по результатам моделирования 100 - 120 MIPS. Микросхемы будут выпускаться в 144-выводных корпусах CQFP, которые имеют существенно меньший размер, чем 156-выводные корпуса в которые сейчас собираются К1867ВЦ4Т, 1867ВЦ4Т.
sealion
Сообщения: 2
Зарегистрирован: 18 апр 2011, 22:40

Re: 1867ВЦ4Т

Сообщение sealion »

Здравствуйте!
Применил 1867ВЦ4Т в спец. изделии в качестве сопроцессора. Связка с 1887ВЕ1У (HOST). Вторичный загрузчик передается из 1887 по HPI в сбросе, загрузка основной программы из FLASH 1636РР1У ("Миландр") в DARAM. Планируем использовать модификацию 1867 ( VCORE 1.8, VIO 3.3, CQFP144) в новых разработках.
Можно ли получить больше информации о новом кристалле? Когда можно заказать образец?
С уважением, Александр Смирнов ("НПФ"Меридиан", СПб)
Аватара пользователя
Marketing
Супермодератор
Сообщения: 213
Зарегистрирован: 11 ноя 2009, 14:27
Предприятие: ОАО "НИИЭТ"
Откуда: Воронеж
Контактная информация:

Re: 1867ВЦ4Т

Сообщение Marketing »

sealion писал(а):...Применил 1867ВЦ4Т ...
Можно ли получить больше информации о новом кристалле? Когда можно заказать образец?
С уважением, Александр Смирнов ("НПФ"Меридиан", СПб)
Здравствуйте, Александр!
На нашем сайте 10 декабря 2010 г. в разделе новости была опубликована информации о новом ядре ЦПОС, разработанном на базе 1867ВЦ4Т.
Вы также можете ознакомиться с описанием основных отличий новой микросхемы от 1867ВЦ4Т во вложенном файле.
Мы готовы бесплатно предоставить два образца для тестирования и испытаний в Вашей аппаратуре. За подробностями - обратитесь, пожалуйста, по адресу vpk@niiet.ru.
Контактное лицо - Крюков Валерий Петрович, тел. (473)225-47-61.
Вложения
Триллер-160-migration.pdf
основные отличия новой микросхемы от 1867ВЦ4Т
(677.86 КБ) 455 скачиваний
sealion
Сообщения: 2
Зарегистрирован: 18 апр 2011, 22:40

Re: 1867ВЦ4Т

Сообщение sealion »

Большое спасибо!
VNK
Сообщения: 20
Зарегистрирован: 29 окт 2011, 13:41
Откуда: г. Краснодар

Re: 1867ВЦ4Т

Сообщение VNK »

Во время работы с памятью HPI котроллера 1867ВЦ4Т через параллельный порт компьютера (в соответствии с одной из рекомендаций ti) было замечено следующее:
1. если контроллер выведен из сброса, то в память HPI некорректно записываются байты 0xF7, 0xFB, 0xFD (независимо от того, младшей или старшей частью слова они являются) и также некорректно читаются;
2. если контроллер выведен из сброса, то в регистр HPIA некорректно записываются байты 0xF7, 0xFB, 0xFD и также некорректно возвращается значение HPIA;
3. если же котроллер находится в сбросе, то все перечисленные значения корректно записываются как в ячейки памяти, так и в регистр HPIA.
Одновременно с использованием параллельного порта на ПК был установлен эмулятор процессоров с интерфейсом JTAG EMU-510PCI от ЗАО «ИнСис», с помощью которого к контроллеру 1867ВЦ4Т было подключено ПО «код композер студио» версии 3.3 в режиме отладки, через которое контролировались значения ячеек памяти HPI. На основании значений, отображаемых в «код композер студио», было вынесено заключение о некорректности чтения/записи байтов 0xF7, 0xFB, 0xFD.

Очень интересны комментарии и рекомендации разработчика ИМС по устранению описанного явления.
vek
Специалист
Сообщения: 3
Зарегистрирован: 26 апр 2011, 11:13
Контактная информация:

Re: 1867ВЦ4Т

Сообщение vek »

Здравствуйте VNK.
Вы писали о некорректной работе HPI контроллера 1867ВЦ4Т с параллельным портом компьютера.
На данный момент мы проанализировали используемую нами программу тестирования HPI, упомянутые Вами значения в ней встречаются; программа тестирования отрабатывается и в сбросе и без сброса.
У нас имеется к Вам несколько вопросов, необходимых для уточнения ситуации и подготовки специализированного теста. Насколько мы понимаем «источником вдохновения» для Вас послужил TI doc SPRA151, и подключение 1867ВЦ4Т к параллельному порту компьютера выполнено по приведенной там схеме. Если это не так, просьба привести ссылку на используемую Вами «рекомендацию» ti.
1. Какие конкретно значения вместо приведенных Вами (0xF7, 0xFB, 0xFD) оказываются в памяти и в регистре HPIA? Повторяется ли ситуация от раза к разу, или эти некорректные значения каждый раз новые?
2. В приведенных Вами значениях наблюдается некоторая закономерность; не тестировали ли Вы значения 0xFE, 0x7F, 0xBF, 0xDF, 0xEF, или 0xFF?
3. Если процессор не находится в состоянии сброса, то он:
а) исполняет какую-либо программу (какую)?;
б) находится в IDLE?
VNK
Сообщения: 20
Зарегистрирован: 29 окт 2011, 13:41
Откуда: г. Краснодар

Re: 1867ВЦ4Т

Сообщение VNK »

Подключение ЦПОС к параллельному порту ПК выполняется по аналогичной SPRA151 схеме за исключением ряда моментов (см. схему):
1) ведены буферы шины данных и сигналов управления;
2) изменена схема формирования стробов HDS, так как в целевой платформе используются раздельные стробы записи и чтения.
Сигнал записи nHWR подключён к выводам nHDS1 HR/nW 1867ВЦ4Т, сигнал чтения nHRD - к выводу nHDS2.
vek писал(а): 1. Какие конкретно значения вместо приведенных Вами (0xF7, 0xFB, 0xFD) оказываются в памяти и в регистре HPIA? Повторяется ли ситуация от раза к разу, или эти некорректные значения каждый раз новые?
В памяти оказываются значения 0xFF, в регистре HPIA дублируется старшая часть в младшую (при использовании адресов в диапазоне 0x1000-0x17FF). Ситуация повторяется от раза к разу, за исключением ситуации, когда происходит запись в память, в старшей части находится значение, отличное от 0, в младшей части одно из перечисленных (0xF7, 0xFB, 0xFD), в этом случае все слово записывается верно.
vek писал(а): 2. В приведенных Вами значениях наблюдается некоторая закономерность; не тестировали ли Вы значения 0xFE, 0x7F, 0xBF, 0xDF, 0xEF, или 0xFF?
Тестировали и предложенные вами значения, слова с этими значениями записываются верно.
vek писал(а): 3. Если процессор не находится в состоянии сброса, то он:
а) исполняет какую-либо программу (какую)?;
б) находится в IDLE?
Находится в IDLE.
Вложения
Схема формирователя шины HPI из интерфейса CENTRONIX
Схема формирователя шины HPI из интерфейса CENTRONIX
Формирователь.jpg (580.59 КБ) 8894 просмотра
VNK
Сообщения: 20
Зарегистрирован: 29 окт 2011, 13:41
Откуда: г. Краснодар

Re: 1867ВЦ4Т

Сообщение VNK »

Так что не у кого нет мнений о причинах и способах устранения выше описанной проблемы?
Ответить

Вернуться в «Процессоры цифровой обработки сигналов 16 бит»